Николаева Екатерина Александровна

Николаева Екатерина Александровна
Николаева Екатерина Александровна (Ekaterina Nikolaeva)
Должность: доцент кафедры программирования
Учёная степень: кандидат технических наук
В 2002 г. поступила на факультет прикладной математики и кибернетики Томского государственного университета. Окончила его в 2007 г. по специальности «Математик, системный программист». В 2007 г. поступила в аспирантуру по кафедре программирования ТГУ, которую закончила в 2011 г., защитив диссертацию на соискание ученой степени кандидата технических наук, посвященную вопросам синтеза легкотестируемых комбинационных схем и тестов для кратных константных неисправностей и неисправностей задержек путей (научный руководитель — профессор А.Ю. Матросова). С 2011 г. доцент кафедры программирования факультета прикладной математики ТГУ.
Учебная работа
Читает курс дискретной математики.
Осуществляет научное руководство выполнением курсовых, дипломных работ студентов ФПМК.
Опубликованы: учебно-методические пособия по курсу дискретной математике: “Алгебра логики” и “Минимизация ДНФ”.
Публикации
Статьи в журналах
  1. Матросова А.Ю., Кудин Д.В., Николаева Е.А. Обнаружение ложных путей в комбинационной схеме //Вестник ТГУ. УВТиИ. 2011. № 2(15). С. 99-107.
  2. Matrosova A.Yu., Nikolaeva E.A., Ostanin S.A., Singh V. Robust PDFs testing of combinational circuits based on covering BDDs //Вестн. Том. гос. ун-та. УВТиИ. 2012. № 3(20). P. 129-138.
  3. Матросова А.Ю., Николаева Е.А., Румянцева Е.В. Синтез логических схем, контролепригодных относительно неисправностей задержек путей //Известия вузов. Физика. 2012. Т. 55, № 11. С. 114-116.
  4. Матросова А.Ю., Кудин Д.В., Николаева Е.А., Румянцева Е.В. Обеспечение тестируемостизадержек путей при синтезе схем покрытием BDD-графов //Вестн. Том. гос. ун-та. УВТиИ. 2013. № 2(23). С. 130-139.
  5. Матросова А.Ю., Громов М.Л., Жамнов В.В., Николаева Е.А. Поиск простой цепи ограниченной длины в условиях динамически изменяющихся весов дуг //Известия вузов. Физика. 2013. Т. 56, № 9/2. С. 159-162.
  6. Matrosova A.Yu., Ostanin S.A., Nikolaeva E. A., Kirienko I.E. Fully delay and multiple stuck-at fault testable sequential circuit design //Вестн. Том. гос. ун-та. УВТиИ. 2015. № 4(33). P. 82-90.
  7. Останин С.А., Матросова А.Ю., Кириенко И.Е., Николаева Е.А. Синтез отказоустойчивых последовательностных схем для неисправностей задержек путей // Известия вузов. Физика. 2016.
Статьи в сборниках
  1. Matrosova, E. Nikolaeva, S. Ostanin, V. Singh. PDFs Testing of Circuits Based on Covering BDDs //Proc. of the WiP Session of the 14th EUROMICRO Conference on Digital System Design. Оулу, 2011. С. 15-16
  2. Matrosova, E. Nikolaeva, S. Ostanin, V. Singh. Robust PDFs Testing of Combinational Circuits based on Covering BDDs //Proceeding of IEEE Twelfth Workshop on RTL and High Level Testing (WRTLT2011). Jaipur, 2011. С. 1-6
  3. Матросова А.Ю., Николаева Е.А., Сингх В. Синтез дискретных схем, контроле пригодных относительно неисправностей задержек путей //Новые информационные технологии в исследовании сложных структур. Материалы девятой Российской конференции с международным участием. Томск: Изд-во НТЛ, 2012. С. 66-66.
  4. Matrosova A.Yu., Nikolaeva E.A., Singh V., Kudin D.V. PDF testability of the circuits derived by special covering ROBDDs with gates //Proceedings of IEEE East-West Design&Test Symposium (EWDTS 2012). Ukrain, 2012. P. 146-150.
  5. Matrosova A.Yu., Kudin D.V., Nikolaeva E.A. Combinational Circuits without False Paths //Proceedings of IEEE East-West Design & Test Symposium (EWDTS 2014). Kiev, Ukraine, 2014. P. 179-184.
  6. Matrosova A.Yu., Ostanin S.A., Kirienko I.E., Nikolaeva Ekaterina Aleksandrovna. Fault-tolerant High Performance Scheme Disign //Proceedings of IEEE East-West Design & Test Symposium (EWDTS’2015). Ukraine, Kharkov: SCITEPRESS, 2015. P. 286-289.
  7. Matrosova A., Ostanin S., Kirienko I., Nikolaeva E. A Fault-tolerant Sequential Circuit Design for SAFs and PDFs Soft Errors // Proceedings of the 22 IEEE International On-Line Testing Symposium. Sant Feliu de Guixols, Catalunya, Spain, July 4-6, 2016. P. 2.
  8. Останин С.А., Матросова А.Ю., Кириенко И.Е., Николаева Е.А. Синтез отказоустойчивых последовательностных схем для неисправностей задержек путей // Новые информационные технологии в исследовании сложных структур : материалы 11-й международной конференции, Екатеринбург, 6–10 июня 2016 г. С. 59-60.
Объекты интеллектуальной собственности
  1. Свидетельство № 2016660206 Российская Федерация. Программа синтеза самопроверяемых и отказоустойчивых последовательностных схем : свидетельство о государственной регистрации программы для ЭВМ / С. А. Останин, И. Е. Кириенко, Е. А. Николаева ; заявитель и правообладатель Федеральное гос. автономное образоват. учреждение высшего образования «Национальный исследовательский Томский гос. ун-т». - № 2016614579 ; заявл. 05.05.2016 ; зарегистр. 08.09.2016.